
' + re_word; if(data.autoList[i].PROD_NAME != ''){ html += ' '+data.autoList[i].PROD_NAME+''; } html += '
' html += '' + comma(Math.floor(data.autoList[i].PROD_PRICES)) + ' 원'; html += '' + re_word + '
'; html += '' + comma(Math.floor(data.autoList[i].PROD_PRICE)) + ' 원'; html += '' + re_word + '
'; html += '' + comma(Math.floor(data.resultList[i].prod_priceS)) + ' 원'; html += ''+data.catgStep1List[i].split('@@')[1]+'
'; html += '일시 | 2009년9월30일(수) | 주최 | Cadnix |
---|---|---|---|
시간 | AM 10:30 ~ 12:00(40분) | 강사 | 김호진 과장 |
금액 | 무료 | ||
경품 |
힙색(hip sack)(20명개) |
여러 전자 CAD 데이터들은 EDIF나 ASCII 또는 Gerber 같은 공동의 포맷으로 제조까지 데이터 관리를 할수 있습니다. 이렇게 Orcad, PADS등 각종 회로도 및 PCB 데이터들을 설계 CAD 툴의 종류와 버전에 크게 상관없이 하드웨어 엔지니어나 생산기술, 품질 담당 또는 관리자들 누구나 쉽고 빠르게 확인하고, 상호 연계하여 비교 검토 및 레포트 할 수 있는 방법을 PollEx 주요 기능을 통하여 살펴보겠습니다.
반도체 및 전자기기 품질 강화와 생산 비용 절감에 대한 관심이 높아지면서 생산 과정에서 발생할 수 있는 오류를 설계 단계에서 미리 확인할 수 있는 DFM(Design For Manufacturing)을 통하여 PCB 설계 표준을 정립하고 검증하는 과정을 최근 산업 현장의 사례들과 더불어 알아보고, 또한 PCB 레벨의 시뮬레이션 및 테스트 결과들로 나타나는 Signal Integrity/Power Integrity/EMI/EMC/ESD 등의 전기적 특성 및 규칙을 설계 단계에서 빠르게 검증하는 방법을 DFE(Design For Electrical Rule Check) 시스템을 통해 알아보도록 하겠습니다.
세미나 목차
1. 각종 전자 CAD Interface, 환경설정, Layer, 부품 배치, 네트 배선 2D/3D 관리, 레드마크, 레포트 등
2. Orcad-PADS 등 각종 회로도-PCB데이터-BOM 간의 상호 연동 및 협업 관리
3. 품질 강화를 위한 PCB 설계 표준 검증(DFM/DFE)
하드웨어 엔지니어들이 각종 CAD 데이터를 쉽고 빠르게 Interface 하여 볼 수 있는 PollEX Free Version 이 오픈되었습니다. 캐드닉스 및 폴리오그 홈페이지에서 회원가입 후 누구나 다운받아 사용할 수 있으므로 미리 Free Version 을 사용해 보신 후 본 세미나에 참여하시면 보다 큰 효과를 보실 수 있습니다.
PollEx Free Version 을 사용해 보세요~!
www.cadnix.com/PollExFreeVersion/PollExFreeViewerGuidance.htm
강의 내용과 자료는 웨비나 종료 후 다시보기에서
다운로드 받으실 수 있습니다.